wcsp2009 is coming
 
Prof. Roger Woods

The performance requirements of the signal processing involved in many wireless communications systems are placing increasing demands on silicon hardware. Advances in SoC technology which aims to meet many of these requirements, are being hampered by designer’s ability to achieve effective performance e.g. speed and power with the limited resource. Typical SoC solutions are created by aggregating programmable and/or dedicated cores but these provide limited scope for system exploration whereas dedicated SoC hardware provides improved performance but gives little scope for programmability which can be important for upgrading the technology. The talk looks at the creation of programmable application specific processors and more importantly, considers design methodologies for their creation and programming. In particular, we show that by representing DSP systems using a suitable model of computation, it is possible to consider performance and memory requirements to allow the creation of processor architectures that achieve high performance whilst still providing scope for programmability. The work is illustrated using by some early work on the design of a MIMO receiver processor.

BiographyRoger Woods is a full professor at Queen’s University of Belfast where he leads the Programmable Systems Laboratory. He has over 20 years of hardware design experience and is internationally recognized for his expertise for FPGA implementation of telecommunication and DSP applications. His research interests include programmable hardware for telecommunications and DSP applications, design tool flows and methodologies and design of new musical instrument. He has considerable experience in working collaboratively with industry (Xilinx, National Instruments, QinetiQ, Roker Manor Research, BAE Systems) and has developed a number of chips, some of which have since been used commercially. He has been general chair of a number of conferences (FPL 2001, ARC2009, IEE FPGA Developer’s Forum (2003, 2005)) and is on numerous program committees.  He is a Fellow of the IET, a Senior Member of the IEEE and a member of the advisory board to the IEEE Signal Processing Society Technical Committee on the Design and Implementation of Signal Processing Systems. He has published over 140 scientific papers, holds a number of patents in the real-time implementation of digital filters and has just authored a book entitled “FPGA-based Implementation of Signal Processing Systems” with Wiley. He has recently formed a spin-off company, CapnaDSP involved in the development of sophisticated tools which allow rapid implementation of complex DSP algorithms onto programmable SoC platforms.

 

 

 
 
Copyright @ WCSP2015. All rights reserved. 苏ICP备09019353号